SAPLIA

\* Cache numbery > SRAM

a could into the ple UPS

م الـ CPU أسرع منه الـ RAM كانه لازم طابة بينهم (Cache)

. الا Cache يبعاول يوفر وقت بعيث انه لو لا CPV كلب دانا في عنوانه

معت يجيب الداتا اللي بعده مع الداتا الللوبة

didn't we call it (hit) This Resident of the could be didn't by it is called (miss).

Cache = cache memory + processor

CPU core microprocessor.

(PU ) 000 1,5 cm de levels com cache 11 a

Li> L2> L3 according to speed

Cache coherence @ [Jul address] mai age 2 caches of a Cache coherence @ [Jul] cout of date tils o is cause vitil by Updating all the another caches if one of them is editing a some date

> FPU > operations de se rement \* ممل تلون جوا ال MP و ممكن برا (على حسب الشركة العبقة) >> MPU >> main ram Il & cache Il Ciu \* memory protection with use os is the os list is عشان تنظم الداتا الى جاية من الـ RAM للـ OS القهود > MMU > memory management unit لو اله مه مهم أكبر من اله RAM له هيفود اله مهم على HDD الكلا على اله App memory ال و ي support التامة التامة (I/O) homond memory mapped

was the regularity of

C lang = load/store

RAM KROM
TO

PC > Von Neumann Why?

buses Il wiew I/O & ROM & RAM To Jolew : buses Il als &

Hanordoo gui also I RAM I go cie Von Neumann Il chie; and a

Pipelining Is Harvard support / RISC

Clock : square ware

Cycle rigilo 1 = 8 MHx Ilio o f by cen

RISC -> 1 instruction -> 1 Cycle

8 MIPS - million instr per second

Clock systems

Electrical (RC - ocillator)

Mechanical

(DIOM)

555) N T (I/L

material + power = IIII

crystal

SERA

| Y                | Agent & section of |         | 62-301                 |
|------------------|--------------------|---------|------------------------|
|                  | RC                 | Ceramic | Crystal                |
| cost             | l                  | N       | 1                      |
| Lauracy          | 1                  | N       | <b>1</b>               |
| Seltling<br>time | 1                  | ~       | الوقت متى الاستقرار ال |
| Noise imm        |                    |         |                        |
| for temp         | J                  | 1       | <u> </u>               |
| PENI             | 1                  | 1       | 1                      |
| Gubratan         | 1                  | J       |                        |
|                  |                    |         |                        |

SENA



## digital design i size الماكن لم خ

reserved رجست mader الغ registorا جب رنه با تعلق الكبر ونه عبر مناطقة اكبر ونه عبر الغ registorا بعبر ونه الكبر ونه عبر الكبر ونه الكبر

اوى كذا يوع عشان قلك الـ system bus الع معتلف بنستعنع الـ system bus الع معتلف الله على الـ Als معلف عباد rote الله منان قلك الـ Als معالف عباد rote الله عنان قلك الـ الله عنان قلك الله عنان الله عنان قلك الله عنان قلك الله عنان الله عنان قلك الله عنان ال



Pirect access

high - ODR

#define GPIO\_ODR \*(volatile Uint\_32 \*) [])
offset + base 2

A STATE OF THE STA

Void main() {
GPFO\_ODP 1 = (1<<16)